首页 > 科技 > 探索 读延迟缩短至 18ns,中国科学院微电子所在新型存储器领域取得重要进展

读延迟缩短至 18ns,中国科学院微电子所在新型存储器领域取得重要进展

IT之家 7 月 19 日消息,中国科学院微电子研究所今日发文,微电子所刘明院士团队提出了一种基于 TiN/ TiOxNy / TiOx / NbOx / Ru 结构的非细丝型自选通阻变存储器,并在 16 层三维垂直结构上实现。据介绍,该存储器实现了 50 倍开态电流密度的提升,并达到了高非线性(>5000)。TiOx 内部峰状势垒的形成有效提升了器件的非线性。第一性原理计算结果表明 Nb2O5…

IT之家 7 月 19 日消息,中国科学院微电子研究所今日发文,微电子所刘明院士团队提出了一种基于 TiN/ TiOxNy / TiOx / NbOx / Ru 结构的非细丝型自选通阻变存储器,并在 16 层三维垂直结构上实现。

据介绍,该存储器实现了 50 倍开态电流密度的提升,并达到了高非线性(>5000)。TiOx 内部峰状势垒的形成有效提升了器件的非线性。第一性原理计算结果表明 Nb2O5 的氧空位聚合能为正值,这表明氧空位不容易发生聚集,器件可在较高电流下工作而不会发生击穿,从而实现高电流密度。

图片

▲ 图(a)16 层三维垂直 RRAM 的 TEM 截面图、图(b)I-V 特性曲线

中国科学院微电子研究所表示,由于电流的提升,该器件的读延迟缩短至 18ns。该工作为实现具有高速、高密度的 3D VRRAM 提供了可能途径。

IT之家查询获悉,该成果以题为“16-layer 3D Vertical RRAM with Low Read Latency (18ns), High Nonlinearity (>5000) and Ultra-low Leakage Current (~pA) Self-Selective Cells”入选 2023 VLSI。微电子所博士生丁亚欣为第一作者,微电子所罗庆研究员和华中科技大学薛堪豪教授为通讯作者。

广告声明:文内含有的对外跳转链接(包括不限于超链接、二维码、口令等形式),用于传递更多信息,节省甄选时间,结果仅供参考,IT之家所有文章均包含本声明。

本文来自网络,不代表头条在线-头条新闻网立场。
上一篇地热能首次证明可商用,能产生 3.5 兆瓦的无碳电力
下一篇 米哈游投资核聚变,能量奇点“洪荒 70”高温超导托卡马克总体安装正式启动
头条新闻网

来源: IT之家

本文来源于IT之家。包含文章,图片,视频等资源归属于原作者所有。如有侵权请联系gridf@126.com处理。紧急处理联系电话:15144810328

为您推荐

评论列表()

    联系我们

    联系我们

    0898-88888888

    在线咨询: QQ交谈

    邮箱: email@wangzhan.com

    工作时间:周一至周五,9:00-17:30,节假日休息

    关注微信
    微信扫一扫关注我们

    微信扫一扫关注我们

    关注微博
    返回顶部